Sfoglia per Relatore  

Opzioni
Vai a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Mostrati risultati da 51 a 58 di 58
Tipologia Anno Titolo Titolo inglese Autore File
Lauree triennali 2011 Sviluppo di un sistema anti-intrusione su scheda FPGA - Pretto, Loris
Lauree magistrali 2022 Sviluppo di un sistema di testing per schede elettroniche di controllo a microprocessore Development of a testing system for electronic microprocessor control boards DE VALLIER, LUCA
Lauree magistrali 2021 Sviluppo di una libreria UVM per la verifica digitale di un PMIC Development of a PMIC digital UVM library OLIVERO, GIORGIO
Lauree triennali 2010 Sviluppo su piattaforma FPGA di interfacce per sensori video per applicazioni oftalmiche - Sattin, Federico
Lauree triennali 2023 TinyML: Progresso e applicazioni del machine learning su piattaforme embedded TinyML: Progress and applications of machine learning on embedded platforms RASERA, NICOLÒ
Lauree triennali 2023 TT-DeepONet: Un Framework Efficiente per la Risoluzione di EDP su Dispositivi con Risorse Limitate, basato su Compressione Tensoriale TT-DeepONet: A Hardware-Aware Tensor-Compressed Framework for Solving PDEs on Resource-Constrained Devices TONELLI, PAOLO
Lauree triennali 2022 Utilizzo degli FPGA in ambito cybersecurity per creare moduli hardware dedicati. Using FPGAs in the cybersecurity field to create dedicated hardware modules. MARTARELLO, LUCA
Lauree triennali 2020 Xilinx Alveo: FPGA per acceleratori hardware scalabili ed efficienti Xilinx Alveo: FPGA for scalable and efficient hardware accelerators RODIGHIERO, NICOLA
Mostrati risultati da 51 a 58 di 58
Legenda icone

  •  file ad accesso aperto
  •  file ad accesso riservato
  •  file sotto embargo
  •  nessun file disponibile