Sfoglia per Relatore
Sviluppo di un sistema di testing per schede elettroniche di controllo a microprocessore
2022/2023 DE VALLIER, LUCA
Sviluppo di una libreria UVM per la verifica digitale di un PMIC
2021/2022 OLIVERO, GIORGIO
Sviluppo su piattaforma FPGA di interfacce per sensori video per applicazioni oftalmiche
2010/2011 Sattin, Federico
Utilizzo degli FPGA in ambito cybersecurity per creare moduli hardware dedicati.
2022/2023 MARTARELLO, LUCA
Xilinx Alveo: FPGA per acceleratori hardware scalabili ed efficienti
2020/2021 RODIGHIERO, NICOLA
Tipologia | Anno | Titolo | Titolo inglese | Autore | File |
---|---|---|---|---|---|
Lauree magistrali | 2022 | Sviluppo di un sistema di testing per schede elettroniche di controllo a microprocessore | Development of a testing system for electronic microprocessor control boards | DE VALLIER, LUCA | |
Lauree magistrali | 2021 | Sviluppo di una libreria UVM per la verifica digitale di un PMIC | Development of a PMIC digital UVM library | OLIVERO, GIORGIO | |
Lauree triennali | 2010 | Sviluppo su piattaforma FPGA di interfacce per sensori video per applicazioni oftalmiche | - | Sattin, Federico | |
Lauree triennali | 2022 | Utilizzo degli FPGA in ambito cybersecurity per creare moduli hardware dedicati. | Using FPGAs in the cybersecurity field to create dedicated hardware modules. | MARTARELLO, LUCA | |
Lauree triennali | 2020 | Xilinx Alveo: FPGA per acceleratori hardware scalabili ed efficienti | Xilinx Alveo: FPGA for scalable and efficient hardware accelerators | RODIGHIERO, NICOLA |
Legenda icone
- file ad accesso aperto
- file ad accesso riservato
- file sotto embargo
- nessun file disponibile