Sfoglia per Relatore  

Opzioni
Vai a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Mostrati risultati da 27 a 41 di 41
Tipologia Anno Titolo Titolo inglese Autore File
Lauree magistrali 2020 Offset Reduction Techniques for a High-Precision Current Sense Circuit for LED Driver Applications Offset Reduction Techniques for a High-Precision Current Sense Circuit for LED Driver Applications CUSINATO, FEDERICO
Lauree magistrali 2020 Oscillatore digitale a 4.8GHz a bassa potenza in CMOS a 22nm per applicazioni Bluetooth A 4.8GHz Low Power DCO in 22nm CMOS for Bluetooth Applications TOSATTO, DAVIDE
Lauree triennali 2013 Processori per applicazioni real-time a basso consumo. Real-time and low power consumption application processors - Simonato, Giosue
Lauree magistrali 2017 Progettazione di un amplificatore di potenza in classe J in tecnologia CMOS - Stefanello, Thomas
Lauree magistrali 2022 Progettazione di un DCO per PLL digitali ad alte prestazioni DCO design for High Performance Digital PLL BELLO, DAVIDE
Lauree magistrali 2020 Progettazione di un oscillatore CMOS complementare in classe C con tecnologia a 22nm per applicazioni Bluetooth Design of a Complementary CMOS Class-C Oscillator in 22nm Technology for Bluetooth Applications ZUGNO, NICOLÒ
Lauree magistrali 2011 Progetto di un circuito sfasatore in banda -X in tecnologia cmos da 0.13µm - Rushiti, Luis
Lauree magistrali 2021 Progetto di un oscillatore a 5 GHz in classe-C realizzato con uno stadio di amplificazione stacked in tecnologia FDSOI CMOS da 22nm Design of a 5 GHz class-C oscillator with a stacked amplifying stage in a 22nm FDSOI CMOS technology GOBBO, ANDREA
Lauree magistrali 2020 Progetto di un oscillatore armonico con risonatore LC serie in tecnologia FD-SOI CMOS da 22nm Design of a harmonic oscillator with LC series resonator in 22nm FD-SOI CMOS technology DE PICCOLI, LUCA
Lauree magistrali 2017 Progetto di un oscillatore push-pull a 20GHz in tecnologia bipolare - Cesaro, Andrea
Lauree magistrali 2023 Progetto e modellazione di un DAC per un sistema DCO in un PLL digitale ad alte prestazioni DAC design and modelling for a DCO system in a high performance Digital PLL CAPUZZO, PIETRO
Lauree magistrali 2015 A second order continuous time Delta Sigma modulator for ultra low power applications - Pagin, Matteo
Lauree triennali 2010 Tecniche per la diagnosi precoce del tumore al seno tramite sistemi elettronici a microonde - Poletto, Carlo
Lauree magistrali 2012 Ultra low phase noise 19 GHz VCO design in bipolar technology - Padovan, Fabio
Lauree magistrali 2015 Wideband Upconverting IQ Modulator Design in SiGe BiCMOS Technology - Pesce, Marco
Mostrati risultati da 27 a 41 di 41
Legenda icone

  •  file ad accesso aperto
  •  file ad accesso riservato
  •  file sotto embargo
  •  nessun file disponibile