Questo documento descrive la realizzazione di un encoder LDPC secondo lo standard DVB-T2 su di una piattaforma FPGA della famiglia Xilinx Virtex 4. Si è ripreso un lavoro svolto meno di anno fa da parte di ricercatori dellÕUniversitˆ di Padova nellÕambito dei test del nuovo standard per la televisione digitale terrestre effettuati su un dispositivo della Lyrtech. La scelta del FPGA garantisce un forte vantaggio nella realizzazione del prototipo del modulatore per la sua facilità di riprogrammazione e per le potenzialitˆ che ormai hanno raggiunto

Implementazione di un encoder LDPC DVB-T2 su piattaforma FPGA

Biadene, Davide
2011/2012

Abstract

Questo documento descrive la realizzazione di un encoder LDPC secondo lo standard DVB-T2 su di una piattaforma FPGA della famiglia Xilinx Virtex 4. Si è ripreso un lavoro svolto meno di anno fa da parte di ricercatori dellÕUniversitˆ di Padova nellÕambito dei test del nuovo standard per la televisione digitale terrestre effettuati su un dispositivo della Lyrtech. La scelta del FPGA garantisce un forte vantaggio nella realizzazione del prototipo del modulatore per la sua facilità di riprogrammazione e per le potenzialitˆ che ormai hanno raggiunto
2011-02-24
FPGA, LDPC, DVB-T2, VHDL, encoder LDPC
File in questo prodotto:
File Dimensione Formato  
Tesi.pdf

accesso aperto

Dimensione 9.72 MB
Formato Adobe PDF
9.72 MB Adobe PDF Visualizza/Apri

The text of this website © Università degli studi di Padova. Full Text are published under a non-exclusive license. Metadata are under a CC0 License

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/20.500.12608/13815