Questo documento descrive l’implementazione su FPGA della Xilinx di un circuito per la sincronizzazione del ricevitore di una trasmissione UWB-IR. Si è scelto l’utilizzo di un FPGA per l’implementazione del prototipo del sincronizzatore per la facilità di riprogrammazione e la versatilità dell’FPGA

Sincronizzatore UWB-IR

Molino, Matteo
2011/2012

Abstract

Questo documento descrive l’implementazione su FPGA della Xilinx di un circuito per la sincronizzazione del ricevitore di una trasmissione UWB-IR. Si è scelto l’utilizzo di un FPGA per l’implementazione del prototipo del sincronizzatore per la facilità di riprogrammazione e la versatilità dell’FPGA
2011-11-29
49
VHDL, UWB, FPGA,,gold code, convoluzione binaria
File in questo prodotto:
File Dimensione Formato  
Sincronizzatore_UWB.pdf

accesso aperto

Dimensione 1.31 MB
Formato Adobe PDF
1.31 MB Adobe PDF Visualizza/Apri

The text of this website © Università degli studi di Padova. Full Text are published under a non-exclusive license. Metadata are under a CC0 License

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/20.500.12608/15308