Questo lavoro ha come obiettivo la progettazione di un rilevatore di fase ed ampiezza integrato a banda larga (4-12GHz), da utilizzare come architettura di test on-chip per moduli di trasmissione-ricezione, nell'ambito dei sistemi phased array. Il dispositivo ha la struttura di un direct conversion receiver, e i risultati di simulazione evidenziano la possibilità di effettuare misure accurate con un errore di ampiezza massimo di 0.5dB, ed un errore di fase inferiore a 3°.
Design of a Phase and Amplitude Detector for a wideband phased array system in SiGe BiCMOS technology
Dal Maistro, Daniele
2015/2016
Abstract
Questo lavoro ha come obiettivo la progettazione di un rilevatore di fase ed ampiezza integrato a banda larga (4-12GHz), da utilizzare come architettura di test on-chip per moduli di trasmissione-ricezione, nell'ambito dei sistemi phased array. Il dispositivo ha la struttura di un direct conversion receiver, e i risultati di simulazione evidenziano la possibilità di effettuare misure accurate con un errore di ampiezza massimo di 0.5dB, ed un errore di fase inferiore a 3°.File in questo prodotto:
File | Dimensione | Formato | |
---|---|---|---|
Tesi_Daniele_Dal_Maistro_1063123.pdf
accesso aperto
Dimensione
3.78 MB
Formato
Adobe PDF
|
3.78 MB | Adobe PDF | Visualizza/Apri |
The text of this website © Università degli studi di Padova. Full Text are published under a non-exclusive license. Metadata are under a CC0 License
Utilizza questo identificativo per citare o creare un link a questo documento:
https://hdl.handle.net/20.500.12608/19378