Xilinx Versal hardware acceleration platform is an hybrid computational system that tie together CPU, FPGA, DSP and artificial intelligence engines, in order to enhance the computational performance of a system. CPU is typically used for control plane applications, operative systems and communication interfaces. The programmable logic handles data transferring and manipulation, execution of custom functions and non-vector based processes. The AI Engines instead are great on complex vector applications such as digital signals processing, artificial intelligence, machine learning and 5G wireless communication. The combination of these processors creates a SoC rich of application opportunities. The Versal Chip can be installed on an electronic board and interfaced trough PCIe to any system in order to accelerate it, or it can be used as the main and only processor.

La piattaforma di accelerazione hardware Xilinx Versal è un sistema computazionale ibrido che unisce CPU, FPGA, DSP e processori per l'intelligenza artificiale con lo scopo di migliorare le performance di elaborazione di un sistema. La CPU è tipicamente usata per applicazioni di controllo, sistemi operativi e interfacce di comunicazione. La logica programmabile si occupa di elaborazione e trasferimento dati, funzioni personalizzate e processi non basati su vettori. L’AI Engine invece eccelle in applicazioni vettoriali complesse come elaborazione dei segnali digitali, intelligenza artificiale, machine learning e comunicazione 5G. La loro combinazione forma un SoC completo e ricco di opportunità d’impiego. Il chip Versal può essere installato su una scheda elettronica e interfacciato tramite PCIe a qualsiasi sistema da accelerare, oppure usato direttamente come unico processore principale.

Piattaforma di accelerazione hardware Xilinx Versal

PALLARO, ALESSANDRO
2021/2022

Abstract

Xilinx Versal hardware acceleration platform is an hybrid computational system that tie together CPU, FPGA, DSP and artificial intelligence engines, in order to enhance the computational performance of a system. CPU is typically used for control plane applications, operative systems and communication interfaces. The programmable logic handles data transferring and manipulation, execution of custom functions and non-vector based processes. The AI Engines instead are great on complex vector applications such as digital signals processing, artificial intelligence, machine learning and 5G wireless communication. The combination of these processors creates a SoC rich of application opportunities. The Versal Chip can be installed on an electronic board and interfaced trough PCIe to any system in order to accelerate it, or it can be used as the main and only processor.
2021
Hardware acceleration platform Xilinx Versal
La piattaforma di accelerazione hardware Xilinx Versal è un sistema computazionale ibrido che unisce CPU, FPGA, DSP e processori per l'intelligenza artificiale con lo scopo di migliorare le performance di elaborazione di un sistema. La CPU è tipicamente usata per applicazioni di controllo, sistemi operativi e interfacce di comunicazione. La logica programmabile si occupa di elaborazione e trasferimento dati, funzioni personalizzate e processi non basati su vettori. L’AI Engine invece eccelle in applicazioni vettoriali complesse come elaborazione dei segnali digitali, intelligenza artificiale, machine learning e comunicazione 5G. La loro combinazione forma un SoC completo e ricco di opportunità d’impiego. Il chip Versal può essere installato su una scheda elettronica e interfacciato tramite PCIe a qualsiasi sistema da accelerare, oppure usato direttamente come unico processore principale.
Xilinx
Versal
ACAP
Acceleration
Platform
File in questo prodotto:
File Dimensione Formato  
Pallaro_Alessandro.pdf

accesso aperto

Dimensione 1.59 MB
Formato Adobe PDF
1.59 MB Adobe PDF Visualizza/Apri

The text of this website © Università degli studi di Padova. Full Text are published under a non-exclusive license. Metadata are under a CC0 License

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/20.500.12608/10367